2002 | ||
---|---|---|
1 | EE | T. Devoivre, M. Lunenborg, C. Julien, J.-P. Carrere, P. Ferreira, W. J. Toren, A. VandeGoor, P. Gayet, T. Berger, O. Hinsinger, P. Vannier, Y. Trouiller, Y. Rody, P.-J. Goirand, R. Palla, I. Thomas, F. Guyader, D. Roy, B. Borot, N. Planes, S. Naudet, F. Pico, D. Duca, F. Lalanne, D. Heslinga, M. Haond: Validated 90nm CMOS Technology Platform with Low-k Copper Interconnects for Advanced System-on-Chip (SoC). MTDT 2002: 157-162 |
1 | T. Berger | [1] |
2 | B. Borot | [1] |
3 | T. Devoivre | [1] |
4 | D. Duca | [1] |
5 | P. Ferreira | [1] |
6 | P. Gayet | [1] |
7 | P.-J. Goirand | [1] |
8 | F. Guyader | [1] |
9 | M. Haond | [1] |
10 | D. Heslinga | [1] |
11 | O. Hinsinger | [1] |
12 | C. Julien | [1] |
13 | F. Lalanne | [1] |
14 | M. Lunenborg | [1] |
15 | S. Naudet | [1] |
16 | R. Palla | [1] |
17 | F. Pico | [1] |
18 | N. Planes | [1] |
19 | Y. Rody | [1] |
20 | D. Roy | [1] |
21 | I. Thomas | [1] |
22 | W. J. Toren | [1] |
23 | Y. Trouiller | [1] |
24 | A. VandeGoor | [1] |
25 | P. Vannier | [1] |